退藕電容配置pcb設(shè)計(jì)的常規(guī)做法之一是在印制板的各個(gè)關(guān)鍵部位配置適當(dāng)?shù)耐伺弘娙荨M伺弘娙莸囊话闩渲迷瓌t是:(1)電源輸入端跨接10~100uf的電解電容器,。如有可能,,接100uf以上的---。(2)原則上每個(gè)集成電路芯片都應(yīng)布置一個(gè)0.01pf的瓷片電容,,如遇印制板空隙不夠,可每4~8個(gè)芯片布置一個(gè)1~10pf的但電容,。(3)對(duì)于抗噪能力弱,、關(guān)斷時(shí)電源變化大的器件,如ram,、rom存儲(chǔ)器件,,pcb設(shè)計(jì)外包,應(yīng)在芯片的電源線和地線之間直接接入退藕電容,。(4)電容引線不能太長(zhǎng),,尤其是高頻旁路電容不能有引線,。
pcb設(shè)計(jì)中消除電磁干擾的方法1減小環(huán)路:每個(gè)環(huán)路都相當(dāng)于一個(gè)天線,因此我們需要盡量減小環(huán)路的數(shù)量,,環(huán)路的面積以及環(huán)路的天線效應(yīng),。---信號(hào)在任意的兩點(diǎn)上只有惟一的一條回路路徑,避免人為環(huán)路,,盡量使用電源層,。2濾波:在電源線上和在信號(hào)線上都可以采取濾波來(lái)減小emi,方法有三種:去耦電容,、emi濾波器,、磁性元件。濾波器的類(lèi)型3屏蔽,。4盡量降低高頻器件的速度,。5增加pcb板的介電常數(shù),可防止靠近板的傳輸線等高頻部分向外輻射,。
pcb板設(shè)計(jì)常見(jiàn)問(wèn)題在實(shí)際的工作中,,經(jīng)常出現(xiàn)因?yàn)樵O(shè)計(jì)的“疏忽”導(dǎo)致試產(chǎn)失敗。這個(gè)疏忽要加上引號(hào),,8層pcb設(shè)計(jì),,是因?yàn)檫@并不是真正的粗心造成的,中山pcb設(shè)計(jì),,而是對(duì)生產(chǎn)工藝的不熟悉而導(dǎo)致的,;也有的是手板問(wèn)題:如錫膏厚度不一樣、錫膏缺失將導(dǎo)致元器件開(kāi)焊,,錫膏橋接將導(dǎo)致焊接短路,,錫膏坍塌將導(dǎo)致元器件虛焊,溫度沒(méi)有檢測(cè)不一致等等,。
元器件焊盤(pán),、孔徑及間距等與pcb上尺寸不符。
因?yàn)榉N種原因,,如元器件供應(yīng)商提供的樣品與實(shí)際有差異(批次不同,,可能樣品比較舊,也可能廠家不同),,或者在設(shè)計(jì)的時(shí)候載入的元件庫(kù)被他人修改過(guò)等等,,后出現(xiàn)元器件焊盤(pán)、孔徑及間距等與pcb上尺寸不符,。所以在每次終投產(chǎn)前需要再仔細(xì)確認(rèn)一遍,。
|